## スーパーコンピュータを用いた PCB 周辺における電磁界分布のシミュレーション

## 春日 貴志 井上 浩

## 秋田大学 工学資源学部

**あらまし** スイッチング素子を搭載したプリント回路基板(PCB)からの広帯域電磁ノ イズが通信系へ影響を与えることで問題となっている.特に PCB 周辺での低周波ノイ ズが問題であるが,未だ PCB 周辺での電磁波ノイズの分布については明らかとなって いない.本報告では電磁界シミュレーション法である FDTD 法によってスイッチング素 子を搭載した PCB モデルからの電磁ノイズについて,スーパーコンピュータ SX-7 の利 用方法を検討しつつ解析した.その結果,PCB 周辺では低周波での電磁ノイズが問題で あり,低周波でのノイズ対策の可能性が必要であることが明らかになった.これらの結 果からスーパーコンピュータの利用拡大を計ることが出来る.

1. はじめに

近年,日常生活における電子機器の発展がめざましく,携帯電話やコンピュータ, 電子制御式の家電機器など,高機能電子機器が至る所に存在する.特に IT (Information Technology)の発展は劇的に進み,コンピュータ内の CPU やマザー ボードのベースクロックの高速化 移動携帯式通信機器の普及などが特徴的である. 一方,家電機器はマイコンやインバータ制御などにより高性能化,小型化,高効率 化が進んでいる.また,DC-DC コンバータを用いた技術は,電源の小型化・高効率 化により,機器全体の小型化・効率化にも役立つ[1].

しかし、これら電子機器から放射する電磁波ノイズが他の機器へ影響を与えることが問題となっている.電子機器からの主な電磁放射源としては、プリント回路基板(Printed Circuit Board: PCB)が挙げられる.PCB は様々な回路素子や配線、グランドからなる.高周波化に伴い,配線やグランド板から放射する電磁波が増加する上,信号線間のカップリングによる影響も問題である[2].

電磁波を抑制するためには,電磁波の放射メカニズムを解明する必要がある.電 磁波放射を推定する方法としては,大きく分けて実験とシミュレーションによる方 法がある.近傍界の電磁ノイズ推定法としては,微小ループプローブ[3]や光学偏光 素子を用いた近傍電磁界測定[4,5]があり,遠方界では電波暗室もしくはオープンサ イトでの遠方電界測定法[6]が一般的である.また,電源線に伝搬する電磁ノイズを 測定する方法もある.一方,電磁放射のシミュレーション法としては,有限差分時 間領域法 (Finite Difference Time Domain method: FDTD method) [7,8]や有限差分法 (Finite Element Method: FEM)[9],モーメント法(Method of Moment: MoM)[10,11], Transmission Line Matrix 法(TLM法)[12], Partial Element Equivalent Circuit 法 (PEEC法)[13,14], SPICE[15]といった方法がよく知られている.実験とシミュレ ーションによる方法は,主に近傍の電磁界や遠方電界を推定する方法として用いら れるが, PCB 周辺での電磁界分布を解明した研究はない.

本研究では, PCB 周辺での電磁界を推定する方法として, FDTD 法によるシミュ レーションを用いた.FDTD 法はマクスウェルの電磁界方程式を差分化し,時間と 空間領域で数値解析する手法である[7,8].解析モデルに対して広範囲な解析や,低 周波から高周波までの解析を行うには,膨大な計算量が必要である.しかし,モデ ル化が容易であり,非線形素子の解析も可能であることから,スイッチング素子を 搭載した PCB モデルからの電磁界解析が可能であると考えられる.

本稿では,スイッチング素子を搭載した PCB 周辺での広帯域電磁界分布を解析し, この領域での電磁ノイズ分布について検討する.FDTD 法の高速計算のため,スー パーコンピュータ SX-7 によって解析を行った.FDTD 法はベクトル化・並列化が効 率よく行われるようアルゴリズムを構築し,高速計算を行った[16].

2. PCB モデルと計算法

2-1 PCB モデル

図1にスイッチングトランジスタを搭載したPCBモデルを示す.基板の裏面は全面銅箔とし,基板の比誘電率&は 3.4 であった.信号線路の特性インピーダンスは TDR測定により 38Qであった.信号線路の入力端はスイッチングTr (2SC2671)を接続し,終端には不整合したモデルを想定して,1kQチップ抵抗を使用した.裏面に 装着した小型発振器によって方形波(3 MHz,5V<sub>pp</sub>)を印加した.発振器並びに電 源用小型リチウム電池は銅ケースで覆った.



図 1 PCB モデル

2-2 FDTD 解析

スイッチング素子をFDTD法で解析するため,図2に示すエバーズ・モルの等価 回路を用いた.高周波領域まで考慮するため,印加電圧によって変化する拡散容量 と接合容量を付加したモデル[17]を元に,電荷蓄積効果を含む低周波スイッチング 解析のFDTDアルゴリズムを提案した[18].C'-B間は拡散容量C<sub>DC</sub>,接合容量C<sub>JC</sub>,電 流源とダイオードからなり,各成分を等価的に1つの素子と見なすことが出来る. B-E間は順バイアス状態にあるため各容量並びに電流源を省略した.C-C'間にスイッ チング特性に影響の大きいコレクタ寄生抵抗rcを付加した[19].

図3は FDTD 法による解析モデルである.単位セルはΔx=1,Δy=2.5,Δz=0.255 mm である.時間ステップΔtは0.819psである.吸収境界条件には Mur の吸収境界条件 を用いた.スイッチングトランジスタはx方向に一列に配置した.トランジスタの コレクタ端子と信号線を細線ワイヤによって接続した.

全ての FDTD 法の解析には,スーパーコンピュータ SX-7(東北大学情報シナジー センター)を用いて解析を行った.FDTD 法はベクトル化・並列化が効率よく行わ れるようアルゴリズムを構築し,高速計算を行った[16].



図2 エバーズ・モルの等価回路



図 3 FDTD 解析モデル

2-3 近傍磁界測定系

図 4 に近傍磁界測定系を示す.近傍磁界プローブとしては, Shielded Loop Probe (SLP)を用いた[3,20].SLP底が1.4mmになるよう配置し,x,y,zステージによって基 板上を移動させる.測定系とプローブの整合を取るため,10dBのアッテネータを用 いた.測定にはスペクトラムアナライザ(Agilent E4402B)を用いた.



図4 近傍磁界測定系

3. PCB 周辺での電磁界分布

図 5 に給電点から 1cm における電磁界波形を示す.0.16µs において,スイッチン グトランジスタは OFF から ON にシフトする.トランジスタは 0.16µs 毎に ON と OFF を繰り返す.トランジスタが OFF から ON にシフトするとき,電界は急激に High から Low にシフトするが,逆にトランジスタが ON から OFF にシフトすると きは緩やかに増加する.磁界波形も ON から OFF, OFF から ON ヘシフトする場合 によって特性が異なる.

図 6 に信号線路上の電界|*E*<sub>z</sub>|と磁界|*H*<sub>x</sub>|分布を示す.3MHzの電界・磁界分布は均一 であるが,216MHzではλ/4,438MHzではλ/2の特長が現れている.スイッチングト ランジスタの出力インピーダンスは,スイッチングによって変化するが,定在波が 観測される.

図 7,8 は PCB 周辺における電界|E|と磁界|H|の分布である.x 方向は,基板中心 から±15cm であり,y 方向は基板の長手方向,z 方向は基板上 3mm の範囲とした. x 方向の 270cell ~ 330cell が PCB 幅に相当する.

216,438MHz において, λ/4 とλ/2 の特徴が PCB の周辺にも現れており,15cm 以 内での y 方向の空間分布は信号線路の共振によって均一とはならない 216 438MHz における x 方向の電界と磁界分布は, PCB からの距離が離れるにつれて減衰する. 一方,3MHz での空間分布は電界と磁界で距離特性が異なり,電界は減衰が大きく, 磁界は PCB の外側でほぼ一定となった.



図5 電磁界波形(給電点より1cm)





図7 PCB 周辺の電界分布

図 8 PCB 周辺の磁界分布

4. 検討

FDTD 法は時間と空間領域での微分計算法であり,空間と時間ステップが細かい ほど計算精度が良い.しかし,本解析のように広範囲かつ広帯域での解析では計算 メモリと時間がかかることが欠点の一つである.そこで今回の解析ではスーパーコ ンピュータ SX-7 を用いることによって高速計算を試みた.

3MHz のスイッチング動作に伴う電磁界分布の周波数特性を得るためには,最低 でも 3MHz の1周期のデータ長が必要である.本解析では時間ステップ∆t が 0.82ps であり,3MHz の1周期の時間を解析するために必要な時間ステップ数は約406万 ステップである.本解析では2周期分を計算しているため,時間ステップ数は約812 万ポイントとなる.空間分布を求めるために,1セル当たりの時間データは約10MB であり,空間分布を詳細に求めるためには非常に多くの HDD 容量を必要とした.

また,30cm×18cmの電磁界空間分布を得るために必要な解析空間は 600×300× 500cell 必要である.この解析を16並列で行った場合,メモリ量は約14GB,最も稼 働した CPU 時間は約51時間であった.CPU 時間には,電磁界計算に要した時間の 他に,大量の計算結果を HDD に保存する時間も含まれる.

FDTD 法は電界と磁界分布を x, y, z の 3 次元ループにより解析するが,全ての電 界・磁界の 3 次元ループにベクトル化・並列化を適用できる.実際に解析を行った 場合,98%以上の高効率のベクトル化率を実現できるため,大規模の空間分布解析 を行う上で,ベクトル化・並列化による効果が大きい.また,SX-7 は通常のワーク ステーションよりも大容量のメモリ(最大 256GB)を使用し高速計算ができること から,SX-7 を用いることによりこれまで明らかとされなかった PCB 上とその周辺 での電磁界分布が明らかとなった.

しかし,本研究の目的である数mまでの電磁界分布を連続的に解析するためには, さらに計算コストを必要とし,現状の計算法によってこれ以上広範囲の電磁界解析 を行うことは現実的ではない.今後遠方までの解析法を考えた場合,PCB周辺の単 位セルサイズを粗くし,必要な保存データ量を縮小するなどの工夫が必要である.

5. まとめ

スーパーコンピュータの利用方法を工夫して,スイッチング素子を搭載した PCB モデル周辺での電磁界分布を FDTD 法によって解析した.PCB 周辺では特に高周波 で分布は一定とならないことが明らかとなった.PCB 周辺では低周波ノイズが問題 であり,低周波でのノイズ対策も必要である.今後はさらに計算方法と大容量のコ ンピュータの有効利用を試みて,遠方までのノイズ解析法の確立と分布の解明が必 要である. 参考文献

- [1] 電気学会,電子機器のノイズアイソレーション技術,コロナ社,(1998)
- [2] M. I. Montrose, "EMC and the Printed Circuit Board", Wiley Interscience, 1998.
- [3] 玉置尚哉, 増田則夫, 山口正洋, "多層基板構造による高空間分解能磁界プローブ", 信学技報 EMCJ97-36, 1997.
- [4] 鈴木英治, 荒川悟, 太田博康, 荒井賢一, "光走査型電界プローブ", 信学技報 EMCJ2003-87, 2003.
- [5] 荒川悟, 鈴木英治, 太田博康, 荒井賢一, "光走査型電磁界プローブの検出特性 の検討", 信学技報 EMCJ2003-88, 2003.
- [6] 鈴木茂夫, "EMCと基礎技術", 工学図書, 1996.
- [7] A. Taflove, Computational Electrodynamics The Finite-Difference Time-Domain Method, Boston, Artech House Publishers, 1995.
- [8] 宇野亨, FDTD法による電磁界およびアンテナ解析, コロナ社, (1998)
- [9] 中田高義,高橋則雄,電気工学の有限要素法,森北出版,1982.
- [10] 澤谷邦男、陳強: "アンテナ・電磁界の数値解析 " SENAC , Vol.32 , No.1 , pp.51-58 , (1999)
- [11] 澤谷邦男, "EMC 設計のためのモーメント法", 電子情報通信学会環境電磁工学 研究会, 電気・電子機器の EMC ワークショップ資料, 1999.
- [12] 山下栄吉,電磁波問題解析の実際,電子情報通信学会,1993.
- [13] Albert Ruehli, "Overview and Recent Progress in the Partial Element Equivalent Circuit (PEEC) Method", 2002 Inter. Symp. on EMC, Workshop and Tutorial record, pp.171-175, 2002.
- [14] Albert Ruehli, "Tutorial on 3dPEEC Circuit + Electromagnetic Modeling", 2003 Inter. Symp. on EMC, Workshop and Tutorial record, pp.308-311, 2003.
- [15] 牛田明夫,田中衛,電子回路シミュレーション,コロナ社,2002.
- [16] 春日貴志,井上浩,"スーパーコンピュータを用いたトランジスタのスイッチン グ動作シミュレーション", SENAC Vol. 36, No. 4, pp.21-30, 2003.
- [17] P. Ciampolini, P. Mezzanotte, L. Roselli, and R. Sorrentino, "Accurate and Efficent Circuit Simulation with Lumped-Element FDTD Technique", IEEE Trans. MTT, vol.44, no.12, pp.2207-2215, (1996-12).
- [18] 春日貴志,田中元志,井上浩, "スイッチングトランジスタを搭載した PCB モデルの FDTD モデリング",信学論(C), Vol. J85-C, No. 4, pp.304-305, 2002.
- [19] 玉井德迪,半導体回路設計技術,日経 BP 社, 1987.
- [20] 滝田栄志,田中元志,井上浩,"近傍磁界プローブの校正と PCB 近傍におかれ た平面導体における磁界分布の変化計測",信学技報,EMCJ2000-39.